Kuliah 3 Sistem Embedded

By | March 13, 2015

Pengganti kuliah Sistem Embedded (Jum’at, 13 Maret 2015)

Metode memasukkan desain (design entry)

Untuk membuat proyek desain digital, kita dapat menggunakan beberapa alternatif cara memasukkan desain pada Quartus II, yaitu melalui:

  1. Block Editor (schematics and block diagrams)
  2. Text Editor (AHDL, VHDL, Verilog HDL, atau bahasa Tcl script)
  3. IP Catalog (IP cores yang tersedia pada Altera Megafunctions), atau
  4. EDA

design_entry_flow

Gambar 1. Design Entry Flow

Pada perkuliahan ini, hanya akan disampaikan 2 metode entry design:

  1. Schematic entry design (silakan download dan pelajari dari ftp://66.35.227.3/up/pub/Tutorials/DE2/Digital_Logic/tut_quartus_intro_schem.pdf atau download dari: ftp://66.35.227.3/up/pub/Altera_Material/10.1/Tutorials/Schematic/Quartus_II_Introduction.pdf )
  2. VHDL entry design (silakan download dan pelajari dari ftp://66.35.227.3/up/pub/Tutorials/DE2/Digital_Logic/tut_quartus_intro_vhdl.pdf)

 

Mahasiswa juga diharapkan mendownload dan mempelajari materi yang tersedia pada:

– ftp://66.35.227.3/up/pub/Altera_Material/8.0/University_Program_IP_Cores/

– ftp://66.35.227.3/up/pub/Altera_Material/Laboratory_Exercises/Digital_Logic/DE2/vhdl/

– ftp://66.35.227.3/up/pub/Altera_Material/Laboratory_Exercises/Embedded_Systems/DE2/

-ftp://66.35.227.3/up/pub/Altera_Material/Laboratory_Exercises/Computer_Organization/DE2/

 

Tugas:

silakan download https://www.altera.com/en_US/pdfs/literature/tt/tt_my_first_fpga.pdf, dan mencoba melakukanya. Hasil praktek untuk tiap-tiap mahasiswa harap dikirimkan ke email: tole [at] ee.uad.ac.id

Leave a Reply

Your email address will not be published. Required fields are marked *